4位右移寄存器工作原理,8位移位寄存器的接线图

首页 > 经验 > 作者:YD1662022-11-06 07:22:46

4位右移寄存器工作原理,8位移位寄存器的接线图(9)

4位右移寄存器工作原理,8位移位寄存器的接线图(10)

3 实验结果与分析

在TSMC 65 nm COMS工艺器件参数下,利用Spectre工具对上述基于SABL电路的4位移位寄存器电路进行计算机仿真,仿真波形如图5所示,其中工作频率为100 MHz,电路的输出信号相较于输入信号延迟一个时钟周期。若clk=0,移位寄存器输出端均被预充到高电平;否则,当clk=1时,该电路在C=1时,电路实现清零置位功能;在Ren=1,其他使能信号无效时,电路实现右移功能;在Len=1,其他使能信号无效时,电路实现左移功能;在Den=1,其他使能信号无效时,电路实现并入并出功能。通过分析图5仿真波形可知,所设计的电路具有正确的逻辑功能。

4位右移寄存器工作原理,8位移位寄存器的接线图(11)

以不同时钟周期内电源消耗能量的差异来表征移位寄存器电路的防御DPA攻击性能,Spectre仿真结果如图6所示。由图可知,本文所设计的移位寄存器在不同时钟周期内,不管是执行左移、右移和并入并出功能,都具有一致的功耗曲线,具有显著的功耗恒定性能,能够有效地防御DPA攻击。

4位右移寄存器工作原理,8位移位寄存器的接线图(12)

上一页1234下一页

栏目热文

文档排行

本站推荐

Copyright © 2018 - 2021 www.yd166.com., All Rights Reserved.